EN | 简体
InTime

新一代设计优化软件。无需修改代码,也能优化设计。

了解更多
不需修改代码,实现优越结果

InTime能不需要修改代码,利用内置智能分析FPGA设计,并判定最佳的综合布局布线策略,实现更优越的结果。

InTime能自动控制现有的FPGA软件和闲置的计算能力,执行更多的综合或布局布线。 而从中产生的结果,使用机器学习,提高InTime自身的分析能力, 把下次的结果做的更好。

想多了解InTime的功能,请点击这里

最新活动

英特尔FPGA技术大会(IFTD) 2016

2016年8月25号, 新加坡
2016年9月8号, 中国杭州
2016年9月13号, 中国成都

 

应用实例
回归测试
时序收敛
优化设计
设计空间探索
资源管理
硬件设计团队必须利用各种各样的参数,例如模块的结构,工具的版本等,来进行验证。Plunify 协助设计工程师迅速地布置并且执行验证的流程,确保能在短时间内评估很多不同的情况,做出最适当的更改。

了解更多
分析设计的关键路径,做出修改再重新编译是时序收敛中的重要而具有重复性的步骤。工程师的经验,工具的功能和快速的编译过程都是顺利完成项目的关键因素.

了解更多
完成项目之前,减少功耗,提高最大频率,降低使用量,都是设计优化的重要目标。比如说时序如果稍做更改就可能影响到使用量或功耗,所以在优化的过程中得仔细地衡量修改的利弊。

了解更多
在项目的初步阶段,硬件规格未定下来,所以设计工程师想检查不同的目标器件,速度等级,IP 模块的参数等设计范围的考虑。这样子的评估将影响到产品最终的绩效和测试和部署过程

了解更多
FPGA 综合与布局布线能消耗显著的计算资源,特别是在耗时,富有重复性的流程里。不足够的服务器,license 数量,低效的 IT 作业管理系统等,都能导致项目延迟。当几个团队同时想用计算资源时问题往往会变得更严重

了解更多


媒体中的Plunify
Copyright 2017 Plunify Pte Ltd